DiseƱo de circuitos de alta frecuencia usando mapeo espacial neural con no linealidad regulada

Loading...
Thumbnail Image

Date

2006-03

Authors

Rayas-SƔnchez, JosƩ E.
GutiƩrrez-Ayala, Vladimir

Journal Title

Journal ISSN

Volume Title

Publisher

XII International Workshop Iberchip

Abstract

Description

En este trabajo se realizan mejoras sustanciales al algoritmo de diseƱo de circuitos electrĆ³nicos basado en mapeo espacial neural. Dichas mejoras incluyen la regulaciĆ³n de la cantidad de no-linealidad utilizada por la red neuronal durante el entrenamiento del neuromodelo mapeado, asĆ­ como una simplificaciĆ³n del proceso de obtenciĆ³n del siguiente punto predicho por el algoritmo, y la determinaciĆ³n automĆ”tica de criterios de finalizaciĆ³n del mismo. Con las mejoras implementadas se obtiene un algoritmo de diseƱo mĆ”s eficiente y robusto. Para ilustrar el desempeƱo de este nuevo algoritmo se diseƱan dos filtros en tecnologĆ­a microcinta: un filtro rechaza-banda con ā€œstubsā€ abiertos resonantes de un cuarto de longitud de onda, y un filtro notch de alta selectividad. Para ambos circuitos se utilizan simuladores electromagnĆ©ticos de onda completa.

Keywords

Mapeo Espacial Neural, Circuitos De Alta Frecuencia

Citation

V. GutiĆ©rrez-Ayala and J. E. Rayas-SĆ”nchez, ā€œDiseƱo de circuitos de alta frecuencia usando mapeo espacial neural con no-linealidad regulada,ā€ in XII International Workshop Iberchip (IWS 2006), San Jose, Costa Rica, Mar. 2006, pp. 150-153.