Diseño de circuitos de alta frecuencia usando mapeo espacial neural con no linealidad regulada
Cargando...
Fecha
Autores
Rayas-Sánchez, José E.
Gutiérrez-Ayala, Vladimir
Título de la revista
ISSN de la revista
Título del volumen
Editor
XII International Workshop Iberchip
Resumen
Descripción
En este trabajo se realizan mejoras sustanciales al algoritmo de diseño de circuitos electrónicos basado en mapeo espacial neural. Dichas mejoras incluyen la regulación de la cantidad de no-linealidad utilizada por la red neuronal durante el entrenamiento del neuromodelo mapeado, así como una simplificación del proceso de obtención del siguiente punto predicho por el algoritmo, y la determinación automática de criterios de finalización del mismo. Con las mejoras implementadas se obtiene un algoritmo de diseño más eficiente y robusto. Para ilustrar el desempeño de este nuevo algoritmo se diseñan dos filtros en tecnología microcinta: un filtro rechaza-banda con “stubs” abiertos resonantes de un cuarto de longitud de onda, y un filtro notch de alta selectividad. Para ambos circuitos se utilizan simuladores electromagnéticos de onda completa.
Palabras clave
Mapeo Espacial Neural, Circuitos de Alta Frecuencia
Citación
V. Gutiérrez-Ayala and J. E. Rayas-Sánchez, “Diseño de circuitos de alta frecuencia usando mapeo espacial neural con no-linealidad regulada,” in XII International Workshop Iberchip (IWS 2006), San Jose, Costa Rica, Mar. 2006, pp. 150-153.