Diseño del transmisor analógico de un sistema SerDes en tecnología de fabricación de 130 nm
dc.contributor.author | Velásquez-Meling, Alex | |
dc.contributor.director | Padilla-Cantoya, Iván | |
dc.date.accessioned | 2018-01-03T18:05:34Z | |
dc.date.available | 2018-01-03T18:05:34Z | |
dc.date.issued | 2017-11 | |
dc.description | La presente investigación se basó en el desarrollo de un módulo de transmisión analógica de datos de forma diferencial en tecnología de diseño de 130 nanómetros. Es uno de los 5 módulos que fueron integrados a un sistema SerDes para comunicaciones de alta velocidad y que fueron desarrollados con herramientas de diseño electrónico de la especialidad de diseño de sistemas en chip. La impedancia de salida, la amplitud y el preénfasis del transmisor analógico diseñado son configurables, es decir, poseen puertos destinados a controlar la forma de onda de la señal de salida y a adaptar la impedancia de salida a la línea de transmisión. Para este proyecto, se eligió un diseño full-custom que garantiza una velocidad de trabajo de 1 GHz (Giga-Hertz). Adicionalmente, se verificó que el sistema cumpliera con las pruebas de DRC (Design Rule Check) y LVS (Layout Vs Schematic) para evitar errores de fabricación. El proceso de verificación del módulo propuesto se realizó a través de camas de prueba y el sistema desarrollado está disponible para ser fabricado en cualquier momento. | es |
dc.description | The present research is based on the development of an analogic data transmitter through differential signals in a 130-nanometer process design technology. The transmitter is one of the 5 modules integrated in a high-speed communication SerDes system and developed with electronic design tools from the system-on-chip design specialty. The output impedance, amplitude and preemphasis of the designed analog transmitter are configurable, that is, it has ports designed to control the waveform of the output signal and adapt the output impedance to the transmission line. For this project, a full-custom design that guarantees a working speed of 1 GHz (Giga-Hertz) was chosen. In addition, DRC (Design Rule Check) and LVS (Layout Vs Schematic) tests were fulfilled to avoid manufacturing errors. The verification process of the proposed module was achieved through simulation test benches and the developed system is available to be manufactured at any time. | |
dc.description.sponsorship | ITESO, A. C. | es |
dc.description.sponsorship | Consejo Nacional de Ciencia y Tecnología | es |
dc.identifier.citation | Velásquez-Meling, A. (2017). Diseño del transmisor analógico de un sistema SerDes en tecnología de fabricación de 130 nm. Trabajo de obtención de grado, Especialidad en Diseño de Sistemas en Chip. Tlaquepaque, Jalisco: ITESO. | es |
dc.identifier.uri | http://hdl.handle.net/11117/5134 | |
dc.language.iso | spa | es |
dc.publisher | ITESO | es |
dc.rights.uri | http://quijote.biblio.iteso.mx/licencias/CC-BY-NC-2.5-MX.pdf | es |
dc.subject | Transmisor Analógico | es |
dc.subject | Sistemas en Chip | es |
dc.subject | SerDes | es |
dc.title | Diseño del transmisor analógico de un sistema SerDes en tecnología de fabricación de 130 nm | es |
dc.type | info:eu-repo/semantics/academicSpecialization | es |
rei.peerreviewed | Yes | es |
Archivos
Bloque original
1 - 1 de 1
Cargando...
- Nombre:
- Transmisor_analogico_en_130_nm_final.pdf
- Tamaño:
- 6.01 MB
- Formato:
- Adobe Portable Document Format
- Descripción:
- transmisor analogico