ReI

Repositorio Institucional del ITESO

Diseño e implementación de divisor de frecuencia e integración del SoC CDR adaptativo a jitter con LFSR para pruebas y PLL interno con tecnología bicmos de 130 nm

Manakin: DSpace XMLUI Project v2

Archivos en el ítem

Este ítem aparece en la(s) siguiente(s) colección(ones)

Buscar en todo


Listar

Mi cuenta