DESI - Trabajos de fin de Especialidad en Diseño de Sistemas en Chip
URI permanente para esta colección
Examinar
Examinando DESI - Trabajos de fin de Especialidad en Diseño de Sistemas en Chip por autor "Aguilera-Galicia, Cuauhtémoc R."
Mostrando 1 - 11 de 11
Resultados por página
Opciones de ordenación
Ítem A 0.18um CMOS linear Voltage-to-Time Converter for a Low Power 10-bit 200kS/s SAR ADC with Adaptive Conversion Cycle Oriented to Audio Applications(ITESO, 2020-08) Figueroa-Vázquez, Cristian F.; Aguilera-Galicia, Cuauhtémoc R.Ítem Design and Integration of a Deserializer Module for a SerDes Mixed Signal System on Chip(ITESO, 2015-12) Centeno-Quiñonez, José M.; Aguilera-Galicia, Cuauhtémoc R.; Girón-Allende, Alexandro; Avedaño-Fernández, VíctorÍtem Design, Implementation and Verification of a Deserializer Module for a SerDes Mixed Signal System on Chip in 130 nm CMOS Technology(ITESO, 2016-08) Rivas-Villegas, Rogelio; Aguilera-Galicia, Cuauhtémoc R.; Avedaño-Fernández, VíctorÍtem Diseño de módulo Serializador de un sistema SerDes para protocolo de comunicación PCI Express(ITESO, 2015-12) González-Morales, Graciela C.; Aguilera-Galicia, Cuauhtémoc R.; Girón-Allende, Alexandro; Avedaño-Fernández, VíctorÍtem Diseño e implementación de divisor de frecuencia e integración del SoC CDR adaptativo a jitter con LFSR para pruebas y PLL interno con tecnología bicmos de 130 nm(ITESO, 2018-07) Nuñez-López, Francisco J.; Aguilera-Galicia, Cuauhtémoc R.Ítem Dynamic Comparator, SR Latch and Bootstrap Switch for 10 Bits SAR ADC for Biomedical Applications(ITESO, 2021-09) Castañeda-Villalpando, Karina; Martínez-Guerrero, Esteban; Aguilera-Galicia, Cuauhtémoc R.; Chávez-Hurtado, José L.Ítem Implementing a highly-linear Voltage-to-time converter circuit for a low power 10-bit 200kS/s SAR ADC with Adaptive Conversion cycle for high-quality audio applications in 0.18um TSMC CMOS process technology(ITESO, 2020-08) Figueroa-Vázquez, Cristian F.; Aguilera-Galicia, Cuauhtémoc R.Ítem Implementing a highly-linear Voltage-to-time converter circuit for a low power 10-bit 200kS/s SAR ADC with Adaptive Conversion cycle for high-quality audio applications in 0.18um TSMC CMOS process technology(ITESO, 2020-08) Figueroa-Vázquez, Cristian F.; Aguilera-Galicia, Cuauhtémoc R.Ítem Registro de aproximaciones sucesivas y convertidor digital a analógico para SAR ADC de 10 bits de baja potencia para aplicaciones biomédicas(ITESO, 2021-07) Garza-Pérez, Raymundo; Aguilera-Galicia, Cuauhtémoc R.Ítem Serializer Design for a SerDes chip in 130nm CMOS Technology(ITESO, 2016-08) Arrambide-Barrón, Efraín; Avendaño-Fernández, Víctor; Aguilera-Galicia, Cuauhtémoc R.Ítem Voltaje de referencia BandGap y módulo de comunicación serial para SAR ADC 10 bits de baja potencia para aplicaciones biomédicas(ITESO, 2021-10) González-Ornelas, Luis A.; Chávez-Hurtado, Jose L.; Martínez-Guerrero, Esteban; Aguilera-Galicia, Cuauhtémoc R.